2020年2月25日,博維邏輯獲得Pre-A輪融資,金額未透露,投資方為創(chuàng)東方投資。
博維邏輯成立于2016年,專注于基于自主創(chuàng)新專利技術(shù)的高速高帶寬存儲架構(gòu)(MCRAM)開發(fā),和基于此架構(gòu)的高附加值存儲芯片,以及基于存儲的AI加速芯片。目前,博維邏輯已完成多款芯片的MPW流片及客戶功能測試,計(jì)劃于2020年推向市場。
簡單來說,MCRAM通過傳統(tǒng)的邏輯工藝結(jié)合了閃存(高速儲存單元)和RAM(隨機(jī)存取存儲器)的特點(diǎn),形成統(tǒng)一的存儲單位,尤其適合應(yīng)用于高速M(fèi)CU。其中,閃存是一種非易失性存儲器,即斷電數(shù)據(jù)也不會丟失,可以用于數(shù)據(jù)的長期儲存;而RAM中儲存的數(shù)據(jù)一旦斷電將隨之丟失,在計(jì)算機(jī)和數(shù)字系統(tǒng)中用來暫時存儲程序、數(shù)據(jù)和中間結(jié)果。兩者進(jìn)行數(shù)據(jù)讀寫的操作都不相同。
結(jié)合了二者特性的MCRAM,能像SRAM、DRAM或者PsuedoSRAM那樣進(jìn)行讀寫操作,也能在斷電情況下保持?jǐn)?shù)據(jù)不丟失。由此當(dāng)一個系統(tǒng)中同時需要閃存和RAM多個存儲芯片的要求時,MCRAM就替換這兩塊芯片,使得系統(tǒng)功率消耗、空間和內(nèi)存成本方面可有明顯的節(jié)省。此外,該架構(gòu)可提升系統(tǒng)的開啟、切換和喚醒效率,讀寫時間小于10ns;減小MCU的喚醒反應(yīng)時間,MCU可以更多處于休眠狀態(tài)以節(jié)約功耗。
據(jù)悉,博維邏輯的NVSRAM產(chǎn)品將主要應(yīng)用于通信、數(shù)據(jù)中心、電氣電力等關(guān)鍵基礎(chǔ)設(shè)施行業(yè)及工控、汽車電子、儀器儀表等工業(yè)市場;AI存算一體芯片則主要應(yīng)用于物聯(lián)網(wǎng)邊緣計(jì)算,支持Tensorflow,zPytorch等主流AI運(yùn)算架構(gòu)。
團(tuán)隊(duì)方面,博維邏輯團(tuán)隊(duì)成員包括IBM發(fā)明大師和IBM半導(dǎo)體核心技術(shù)開發(fā)團(tuán)隊(duì)負(fù)責(zé)人,Cadence、Nvidia、AMD、華虹等公司重要設(shè)計(jì)人員和前AMD中國戰(zhàn)略總監(jiān)。團(tuán)隊(duì)成員畢業(yè)于耶魯大學(xué)、中國科大、清華大學(xué)、復(fù)旦大學(xué)、上海交大等一流高校,在半導(dǎo)體設(shè)計(jì)領(lǐng)域有著豐富經(jīng)驗(yàn)和廣泛的行業(yè)資源。
存儲芯片市場規(guī)模占據(jù)了整個半導(dǎo)體產(chǎn)業(yè)的1/3,隨著人工智能算法和其他計(jì)算架構(gòu)的演進(jìn),對存儲芯片功能的需求也在不斷的演進(jìn),比如芯片存儲部分和數(shù)據(jù)處理部分“一體化”結(jié)合,非易失存儲芯片和高速存儲單元緊密結(jié)合都是正在芯片發(fā)展的方向。
博維邏輯由多位半導(dǎo)體領(lǐng)域的專家創(chuàng)立。團(tuán)隊(duì)包括IBM發(fā)明大師和核心技術(shù)開發(fā)團(tuán)隊(duì)負(fù)責(zé)人,前AMD核心設(shè)計(jì)人員,前Microchip市場負(fù)責(zé)人,前Impinj 公司存儲技術(shù)總監(jiān),前AMD中國戰(zhàn)略總監(jiān)等。團(tuán)隊(duì)在半導(dǎo)體領(lǐng)域有豐富的經(jīng)驗(yàn),在美國和亞太區(qū)域均有廣泛的行業(yè)關(guān)系。
博維邏輯擁有多項(xiàng)先進(jìn)專利和技術(shù),其自有專利的通用存儲架構(gòu)和技術(shù)可以和多種存儲技術(shù)結(jié)合,顯著提高現(xiàn)有存儲技術(shù)的讀寫速度,可應(yīng)用于汽車電子,網(wǎng)絡(luò)通信,工業(yè)控制,物聯(lián)網(wǎng),可穿戴設(shè)備等廣泛領(lǐng)域。博維邏輯目前主要專注于基于Flash的IP和芯片開發(fā)。